Barcelona, junio de 2025 – En el Barcelona Zettascale Lab (BZL), continuamos nuestros esfuerzos por avanzar en la validación de prototipos de chips de alta tecnología. Con esta visión, se ha integrado la placa Hawk Canyon V2 de Intel en nuestra infraestructura de investigación, una herramienta clave para el proceso de validación post-silicio del procesador CincoRanch.
La Hawk Canyon V2 es una placa de desarrollo diseñada específicamente para realizar la validación post-silicio del procesador CincoRanch, proporcionando un soporte robusto para pruebas de hardware, desarrollo de firmware y depuración. Esta integración asegura que nuestros prototipos basados en la arquitectura RISC-V, desarrollados con un enfoque en la eficiencia y sostenibilidad zettascala, cumplan con los más altos estándares de rendimiento y fiabilidad.
Especificaciones Técnicas Relevantes de la Hawk Canyon V2:
- Integración de SoC: Incorpora un zócalo de elastómero de alta velocidad personalizado para alojar el procesador CincoRanch
- Módulos de Memoria: Soporta módulos DDR5 SODIMM para la memoria principal, e incluye chips de memoria SPI-Flash para el arranque del sistema y almacenamiento de datos de usuario. Además, una EEPROM integrada almacena la configuración de la placa.
- Suministro de Energía: Utiliza un conector de alimentación ATX estándar para los componentes de la placa y el procesador, que se alimentan con 4 reguladores conmutados de salida única, 2 reguladores conmutados de doble salida y 6 reguladores lineales LDO.
- Reloj: La señal de reloj diferencial del procesador se genera con un oscilador de 100 MHz integrado en la placa y también se dispone de conectores SMP para una entrada de reloj externa. Hay un segundo oscilador de reloj diferencial de 100 MHz para la interfaz PCIe.
- Periféricos: El procesador tiene 8 canales PCIe Gen 5 para comunicación de alta velocidad, conectados a un conector estándar PCIe. La placa tiene 2 conectores GPIO de 20 pines, interfaces SPI para memoria flash externa, y interfaces UART e I3C/I2C para comunicación en serie.
- Depuración y Configuración: Incluye una interfaz JTAG para depuración de hardware, soporte VISA y una FPGA integrada para la gestión de la BIOS y la configuración inicial de la placa.
-

«La placa Hawk Canyon V2, si bien no es un desarrollo directo de BZL, ilustra la complejidad y el rigor necesarios en la validación post-silicio de chips de alto rendimiento. En el Barcelona Zettascale Lab, nuestro enfoque en el diseño de prototipos RISC-V eficientes y sostenibles para la era zettascala nos exige una comprensión profunda de estos procesos. Nos mantenemos al tanto de cada avance en el ecosistema para aplicar las mejores metodologías en la verificación de nuestros propios chips, asegurando que la eficiencia y la sostenibilidad se traduzcan en un rendimiento real y fiable.»
Francesc Moll, Synthesis and Physical Design of ICS Group Manager
Esta colaboración tecnológica nos permite optimizar los procesos de prueba y desarrollo, garantizando que los futuros chips desarrollados en el marco del BZL no solo sean potentes, sino también energéticamente eficientes y sostenibles. Este avance subraya el impacto académico e industrial del proyecto BZL en el panorama global de la computación de alto rendimiento.
Comentarios recientes